Free考研资料 - 免费考研论坛

 找回密码
 注册

中科院各所信号与系统,电子线路免费下载中。。。

[复制链接]
xidianwangke 发表于 09-11-7 15:37:45 | 显示全部楼层

回复 #5 bjllyn 的帖子

集成电路的发展前景:至今一直遵循着Intel创始人提出来的摩尔定律“集成度每l8个月翻一番”。集成电路的设计尺寸不断减少,集成度不断提高,成本不断降低、稳定性不断提高。但是随着集成电路的特征尺寸逐渐逼近半导体硅的物理极限,也有人怀疑摩尔定律快走到了尽头。还有低功耗设计的要求、工作频率的提高、连线对时序的影响、系统设计工具的不完善、新工艺制造成本的提高、产品上市时间的要求⋯ ⋯ 这些都对集成电路设计提出了新的挑战。在面对这些问题的同时,经过很多设计人员的不懈努力,也得到了很多解决问题的方法和方向。在深亚米设计中,连线的时延超过了门时延,利用物理综合技术,可以更准确的反映节点走线长度。随着IP资源库的建设而不断完善的IP复用技术有效的提高了集成电路设计的产能,缩短了设计周期,提供功能更好、速度更快、成本更低廉的集成电路产品。FPGA动态可重构技术的提出,将有可能利用更少的资源来实现系统的功能,这项技术的光明前景吸引着很多开发人员的投入。
xidianwangke 发表于 09-11-7 15:38:08 | 显示全部楼层

回复 #5 bjllyn 的帖子

集成电路的发展前景:至今一直遵循着Intel创始人提出来的摩尔定律“集成度每l8个月翻一番”。集成电路的设计尺寸不断减少,集成度不断提高,成本不断降低、稳定性不断提高。但是随着集成电路的特征尺寸逐渐逼近半导体硅的物理极限,也有人怀疑摩尔定律快走到了尽头。还有低功耗设计的要求、工作频率的提高、连线对时序的影响、系统设计工具的不完善、新工艺制造成本的提高、产品上市时间的要求⋯ ⋯ 这些都对集成电路设计提出了新的挑战。在面对这些问题的同时,经过很多设计人员的不懈努力,也得到了很多解决问题的方法和方向。在深亚米设计中,连线的时延超过了门时延,利用物理综合技术,可以更准确的反映节点走线长度。随着IP资源库的建设而不断完善的IP复用技术有效的提高了集成电路设计的产能,缩短了设计周期,提供功能更好、速度更快、成本更低廉的集成电路产品。
xidianwangke 发表于 09-11-7 15:39:47 | 显示全部楼层

回复 #5 bjllyn 的帖子

回答问题时候有以下注意事项:
(1)要诚实,你会不会老师一眼就能看出来,如果确实不会的就坦然承认不会,但是如果你会一点的话就一点一点说,很多时候老师会提示你的,自己把握好度。
(2)一定要镇静,紧张是难免的,我也很紧张,但是紧张也要显得镇定自若,说话要清晰,有条理,就算不会也要显得很有风度,其实老师很大程度是在相面,看你顺不顺眼,看你的反应能力,知识倒还是次要的
(3)不要说些用不着的,去年就有一个学生进去后大谈他的政治觉悟有多高,还扯什么保先教育,后果不用说,肯定被淘汰
(4)走的时候别忘鞠躬,显得有礼貌些。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

联系我们|Free考研资料 ( 苏ICP备05011575号 )

GMT+8, 24-11-25 02:12 , Processed in 0.117252 second(s), 10 queries , Gzip On, Xcache On.

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表